Algol 0 Posted February 26, 2012 · Report post Доброго всем времени суток! Перехожу с STM32F107 на STM32F217. Столкнулся с такой проблемой на сон грядущий, а именно генерация 50 МГц на MCO pin для подключения PHY по RMII. Для STM32F107 использовал для этого PLL3. Беглое чтение доки на STM32F217 в части RCC удивило тем, что PLL3 вроде как и нет больше. Неужели выход, только опускать SYSCLK до 100 МГц и делить предделителем на 2? Как то не верится в это...скорее я что то упускаю из вида. Заранее благодарен за дельные и не очень советы. Да...кварц HSE - 25 МГц. Quote Ответить с цитированием Share this post Link to post Share on other sites
VslavX 0 Posted February 26, 2012 · Report post Доброго всем времени суток! Перехожу с STM32F107 на STM32F217. Столкнулся с такой проблемой на сон грядущий, а именно генерация 50 МГц на MCO pin для подключения PHY по RMII. Там еще STM32F2x7 errata такой пунктик содержит: "2.7.5 MCO PLL clock pins not compatible with Ethernet IEEE802.3 long term jitter specifications" Quote Ответить с цитированием Share this post Link to post Share on other sites
Algol 0 Posted February 27, 2012 · Report post VslavX Ух ты. Спасибо. До ерраты пока не успел добраться, сейчас почитаю. Quote Ответить с цитированием Share this post Link to post Share on other sites
Uuftc 0 Posted March 2, 2012 · Report post Добавлю, что и в STM32F4X7 похоже те-же проблемы. От PLL RMII нормально не работает Quote Ответить с цитированием Share this post Link to post Share on other sites