Jump to content

    

Nionil

Участник
  • Content Count

    5
  • Joined

  • Last visited

Community Reputation

0 Обычный

Recent Profile Visitors

213 profile views
  1. Innovus, да и вообще продукты кейденс как то мимо прошли. Было время использовал виртуозо, так на схемку посмотреть... А выбор ICC2 не мой, что дали в том и работаем. Как то у нас тут по синопсису прутся - DC, ICC 1/2 , PT + Formality ну и как же без ICV.
  2. В 12nm TSMC лечили подобную проблему следующим оброзом. При создании VDD/VSS сетки не создавали переходы между M1 и M2, что позволяло безболезнено ставить ячейки где угодно. После того как всё ячейки на местах и тайминг закрыт создавали переходы между M1 & M2. ICC2 создавал массив переходов (VIA array) с уже отсутствующими проблемнымы виями. Про Иновус ничего сказать не могу.
  3. Привет!. Можете пожалуйста привести данные по павер/граунд сетке. Имеется ввиду толщина(width), расстояние (space) а так же направление каждого из металлов. С этой инфой будет легче разобраться. Кстати сколько лэйеров вы используете?
  4. Всё ещё актуально? Если да, то вот адресс : https://www.inomize.com Базируемся в израиль-англия, техпроцесс вплоть до 12нм. Было пару проэктов с Российскими компаниями.