Перейти к содержанию
    

vitus_strom

Свой
  • Постов

    611
  • Зарегистрирован

  • Посещение

Весь контент vitus_strom


  1. Посмотрите у Аналог Девайсез есть проект phy/link layer (при GPL лицензии даже бесплатный) если повезет может быть и проект на ваш чип . Есть разница между A/B/C спецификациями я так понимаю у зайлинкса поддержка B/C.
  2. Добрый день! Пытаюсь подключись ядро ДДР3 контроллера к текущему проекту но квартус (версия 18.1) показывает большие слаки при переходе с afi_clk на pll_hr_clk (200 MHz -> 400 MHz). Частота ДДР3 800 MHz. FPGA - Stratix V. Заполеность чипа порядка 2/3. При ближайшем рассмотрении виолейшенов в тайм квесте пришел к выводу что при разводке получается большой skew (порядка 800 пикосекунд) между этими клоками несмотря на то что они является разными выходами одной плл, правда после запуска p0_pin_assignment.tcl в qsf файл прописываются требования для pll_hr_clk разложить его на DUAL-REGIONAL CLOCK, а afi_clk на GLOBAL CLOCK. В самом ГУИ ддр контроллера настроек для коррекции насколько я понял нет. Попытка залезть в исходники и покрутить фазу одного из клоков не помогла (возможно установил не правильные значения, собираюсь попробовать снова) Попытка найти какие то настройки фиттера или установки в QSF файле тоже не принесла результатов. Если кто то такое проходил или знает как лечить буду рад любому совету Заранее благодарен. пы.сы. Уважаемые модераторы, если я разместил тему в неправильном разделе, прошу не бить ногами и перенести в правильное место
  3. Приветствую, понадобилось мне закрыть свои исходники от чтения, лицами к проекту не причастными . Проект в квартусе 18.0. Хотелось бы конечно закриптовать по стандарту IEEE 1735, но не совсем понял есть ли такая возможность в Quartus Standart Edition 18.0. На данном решении не настаиваю, если есть другие методы буду рад если посоветуете что то. Если кто то сталкивался тоже буду рад совету. Заранее благодарен.
  4. Вы по какому стандарту программировали контроллер? :)
  5. Тоже когда то доглго долбился с mipi dsi, поэтому ключевой вопрос какая версия стандарта у вас. Если не та которая нужна это может быть проблемой. Проблема будет в разночтении конфигурационной последовательности. Если в дисплее есть тестовый режим попробуйте его завести.
  6. Тоже можно, но если есть ядро в ФПГА то почему бы и не в ФПГА
  7. Не понял, в каком каталоге? Смотрите на сайте SLS: https://www.slscorp.com/ip-cores.html а сорри недопонял... ну если есть и не жалко, то немогли бы вы поделиться? FPGA, все равно какое - пока сферический конь в вакууме
  8. и сколько денег, хотя у синопсиса дешево не бывает подозреваю :) А где есть что то в IP каталоге не нашел
  9. Думал уже есть у кого то из гигантов но как оказалось только USB2.0 посему решил спросить тут может кто с третьей версией встречал корку... Заранее балогодарен за ответы.
  10. Такое ощущение что Vitis 2019.2 вообще не употребительный в пищу, я пробовал перетянуть проекты из 2019.1 с нулевым успехом. Поэтому откатился на SDK 2019.1.
  11. да да я знаю поэтому и искал подобную настройку и в этом кабеле
  12. это для Ethernet Blaster, для USB Bllaster я не нашел как изменить частоту
  13. Ну ничего невозможного нет конечно, но сложности есть конечно... Как последний вариант можно рассматривать. Сейчас уже не вспомню, придумывать не хочу. Давно было, более полугода назад Сейчас стоит 8 МГц - похоже осталось с прошлого раза, когда менял
  14. Понимаю, моя телепатия тоже заканчивается поэтому обратился к помощи зала, может кому удалось побороть :) Сейчас уже не вспомню, придумывать не хочу. Давно было, более полугода назад
  15. поменять кабель вряд ли получится - можно ли что то сделать чтобы улучшить ситуацию? Второй кабель точно интеловский правда за давностью я подзабыл что это не USB Blaster I, а Ethernet Blaster Вспомнил - есть фото его правда не ахти: Еще вспомнил что уменьшение частоты не помогло на нем... Еще в тему - нашел пару соообщений на эту тему на форуме у интела но ответов там не последовало совсем, что странно
  16. Одно из них... Как по мне так длинноват шлейф, но программирование проходит, поэтому грешить что джитаг разведен некорректно я бы не стал. Вторую сфотографировать не получится, могу сказать что плата от Solarflare (поэтому подозревать в некорректной разводке тоже бы не стал), собственно тоже программирование проходит (другая такая же работает у меня на рабочем месте локально, но кабель другой) Второй кабель точно интеловский.
  17. К сожалению не могу... оба девайса удаленные, осцилоскопов на месте нет...
  18. Добрый день коллеги! Уже не первый раз сталкиваюсь с такой проблемой при работе USB blaster I & SignalTap: Error (12852): Data integrity error is detected during JTAG communication. The Signal Tap result is not trustworthy. Please check the JTAG chain. При программировании соф файла, квартус не ругается все проходит без проблем, но как только запускажшь синхронизацию или чтение данных с сигнал тапа то сыплются сообщения что я привел выше. Была идея снизить частоту TCK но похоже USB Blaster I не умеет это. Может кто то подскажет какую нибудь здоровю мысль или кто то поборол это - отмечайтесь в комментах, буду благодарен.
  19. собственно уже писал по заявлению амазонов у них можно подключать различные потоки на вход из их библиотек Что у них за библиотеки я не смотрел и подключать не пробовал
  20. Я когда то немного занимался этой темой. Использовал средства проектирования на Амазоне для Зайлинкс, смысл в том что Вам не надо ничего покупать и вы можете пользоваться софтом или железом сразу + если нужно железо помощнее то легко перейти на него - это для средств проектирования. Что касается плат то в то время там имели только пару самых дорогих плат, при этом там же на амазоне по словам представителей зайлинкса можно было подключить например базу данных по анализу днк, и еще много всякого, например пакеты разные - сам я этим не пользовался поэтому подтвердить или опровергнуть не смогу. Если у кого то есть больше информации то буду рад узнать что то новое на эту тему :)
×
×
  • Создать...