Jump to content

    

EgorT

Участник
  • Content Count

    42
  • Joined

Community Reputation

0 Обычный

About EgorT

  • Rank
    Участник

Recent Profile Visitors

914 profile views
  1. Design Partition вроде как доступен для бесплатной версии. Нет, не доступен.
  2. Видимо, в вашей конкретной АЦП не отключается.
  3. Ну вот же у вас в даташите на АЦП написано, что для обозначения конца фрейма можно использовать один из трех символов, К28.7, К28.1, К28.5. Очевидно, что у вас используется К28.5. Другое дело, что по умолчанию должен быть К28.7, но если вы как-то инициализируете АЦП, то может быть и пишете что-то в этот регистр.
  4. В нём есть замены, но заменяется на другой символ, BC это символ синхронизации, в нормальных данных он не должен всплывать. В некоторых АЦП можно отключать замену.
  5. Вот есть такой же вопрос https://forums.xilinx.com/t5/Timing-Analysis/How-to-calculate-max-and-min-Data-delays-on-board-trace-delay-in/td-p/331227
  6. Это задержка прохождения сигнала по плате.
  7. Так в следующем посте doom13 задал эти фалзпасы и опять пакеты терялись и т.д.
  8. Попробуйте написать так: create_clock -period 8.000 -name LAN_RXC -waveform {2.000 6.000} [get_ports LAN_RXC] А вообще, у меня уже давно появляется сомнение в том, что констрейны для RGMII работают. Много раз было такое, что не прописываешь констрейны и интерфейс отлично работает, а когда прописываешь - появляются ошибки. Даже в официальных отладочных платах с референс дизайном, где прописаны все констрейны и т.д. сетевой интерфейс (RGMII) работает с ошибками и возникает вопрос: почему?
  9. Не уверен, но, возможно, это работатет только в Windows версии.
  10. Ну тогда Вам точно не обойтись без описания констрейнов в sdc файле. Кроме того, добавляя кучу клоков, сдвинутых по фазе, Вы создадите себе еще больше проблем. Начните с sdc файла, почему Вы еще этого не сделали.
  11. Макимальная частота, с которой может работать RAM (M10K Block) в Cyclone V со speed-grade -С6 - 315 МГц, в тестовом проекте вполне возможно вы уложились в это ограничение, в проекте побольше уже не уложились. Попробуйте сначала задать клок в sdc файле, потом посмотреть репорт. И каким образом Вы задерживаете клок?
  12. Это у Вас NCO на 5 МГц не работает? Как реализовывали? Если на RAM, то очень странно, если на регистрах, то может действительно не работает, что тоже странно. Что в констрейнах задавали? А понял, вы генерите 5 МГц, Тогда какую частоту подаёте на NCO?
  13. Скорее всего Вы не досмотрели. Работаю с Cyclone 10 LP, FIR II есть.
  14. Попробуйте Custom PHY, на Cyclone V, 5 гигабит нормально поднимаются.