Jump to content

    

Кнкн

Свой
  • Content Count

    657
  • Joined

  • Last visited

Community Reputation

0 Обычный

About Кнкн

  • Rank
    Знающий

Recent Profile Visitors

3972 profile views
  1. Вот чуть-чуть Developments for the Commuted Piano.pdf IEEE Signal Processing Magazine Volume 36 issue 1 2019 [doi 10.1109_MSP.2018.2872349] Bank, Balazs; Chabassier, Juliette -- Model-Based Digital Pianos-.pdf
  2. Тактирование постоянно подается?
  3. Я понимаю процесс так: в тестбенче имеется scoreboard, в нем сравнивается реакция DUT с эталоном, при этом формируются сообщения об ошибках, осуществляется их подсчет и т.п.
  4. 16.0 subscription linux установка стандартная
  5. А в quartus/eda/sim_lib/cadence разве не оно?
  6. Цитата(nice_vladi @ May 3 2018, 11:08) 1. Возможно ли как-то ускорить процесс моделирования первых нескольких секунд? Если да - то как? (очень не хотелось бы лезть внутрь тестируемой прошивки) Статейка (англ.) [attachment=112352:Want_a_B...roughput.pdf]
  7. Цитата(AVR @ Apr 12 2018, 10:00) Да, возможно по этой причине и не заведется. Благодарю Вас за помощь, всё удалось успешно запустить, сижу изучаю туториалы и статьи, запускаю примеры. Удачи!
  8. Цитата(AVR @ Apr 11 2018, 14:16) Добавлено: не подскажете, реально ли запустить UVM поверх Icarus Verilog? Точно я не знаю. Кажется, Icarus не поддерживает полноценно sv.
  9. Цитата(shf_05 @ Apr 12 2018, 07:15) Коллеги, приветствую. интересует вопрос - бытовой увлажнитель воздуха ультразвуком испаряет воду, при этом вроде бы как существенного нагрева быть не должно. Однако, после замены пьезоизлучателя на увлажнителе моего знакомого произошло необычное явление: Струйка воды над пьезоизлучателем на ущюпь довольно теплая и вода в резервуаре постепенно нагревается. При этом пар идет, но не очень интенсивно. В чем может быть дело? не попал в резонанс, когда вся энергия тратится на перевод воды в пар, и вода просто "трясется" и нагревается? что не так? Вероятно, высокие потери в пьезоэлементе.
  10. Цитата(AVR @ Apr 10 2018, 17:49) Спасибо, пытаюсь запустить. Пишет такую ошибку: Код-- Compiling DPI/PLI C++ file /home/user/t/questa/questasim/verilog_src/uvm-1.2//src/dpi/uvm_dpi.cc ** Error: (vlog-70) Compilation of the C/C++ src files failed with the error messages given below. In file included from /home/user/t/questa/questasim/verilog_src/uvm-1.2//src/dpi/uvm_dpi.cc:37:0: /home/user/t/questa/questasim/verilog_src/uvm-1.2//src/dpi/uvm_hdl.c:32:2: error: #error "hdl vendor backend is missing" В do-файле заменил: Кодset simlib_path /home/user/t/intelFPGA/16.1/modelsim_ase/altera/ Пришлось подсунуть от Modelsim Altera Starter Edition. Но судя по всему это не то, что нужно. Альтеровская библиотека в проекте не нужна. Путь просто заготовка. У Вас, почему-то, начинается компиляция uvm-1.2, вместо использования уже готовой библиотеки. Мой примерчик для версии 1.1d.(возможно пойдет и на 1.2) Посмотрите пути в файле modelsim.ini
  11. Цитата(AVR @ Apr 9 2018, 16:20) Также наблюдается наличие следов UVM в самой Questa - но как же задействовать встроенную скомпилированную версию библиотеки? Со встроенной библиотекой заводится просто.(у меня Centos6) Вот примерчик:[attachment=111974:output.zip]
  12. Цитата(Losik @ Nov 28 2017, 17:33) Статьи + презентации. Большое спасибо!
  13. Нет ли возможности скачать у Синопсиса две статейки? https://www.synopsys.com/Community/SNUG/Pag...ts.aspx?qry=uvm Shutdown with Agreements in a UVM Testbench - Silicon Valley, 2017 Mark Glasser - NVIDIA Applying Stimulus and Sampling Outputs - UVM Verification Testing Techniques - Austin, 2016 Clifford E. Cummings - Sunburst Design