Jump to content

    

ed8888

Участник
  • Content Count

    165
  • Joined

  • Last visited

Everything posted by ed8888


  1. .tch можешь свой использовать... активируешь для трассировки два дополнительных слоя (например типа PWR и GND) и формируешь требуемые для твоего проекта VIA (только помни что глухие ведут к удорожанию проекта...) и вперед... удачи
  2. Спасибо, гляну Заглянул в свой ENV... там пути к библиотекам по умолчанию... (самой системы), а своих прописанных путей к библиотекам там не нашел... или это должно быть в локальном ENV?
  3. Добрый день! Подскажите как настройки экспортировать из проекта в проект? Это делается несколькими файлами или одним? (к примеру я так понимаю что в файле ENV только настройки горячих клавиш...) хочется экспортировать по максимуму настройки, в том числе и пути к файлам библиотек... и настройки слоев... и т.д. Спасибо...
  4. добрый день. разъясните какие расширения кушает СА в качестве 3D моделей компонентов... обратил внимание что не все файлы открывает (конкретно - от solidwoks) спасибо
  5. добрый день. разъясните какие расширения кушает СА в качестве 3D моделей компонентов... обратил внимание что не все файлы открывает (конкретно - от solidwoks) спасибо
  6. Спасибо! А Паттерн использовался в контексте дифпар...
  7. объясните плиз два понятия: вертекс и паттерн... Спасибо!
  8. когда проект уже закончен, как сместить плату в сторону на листе, чтобы разместить еще таблицу сверловки?? И какие настройки выходных гербер файлов необходимо делать для производства?? А то что-то на сайте "Резонита" например ничего не нашел... Спасибо!
  9. Capture CIS не дает обозначить вывод элемента как NC - выдает ошибку..?? Разобрался... : Capture CIS не переваривает если вывод имеет имя - NC и свойство - power одновременно...
  10. Спасибо! Попробую... а со второй проблемой не сталкивались?? а возможно ли вообще такую цепь убрать из базы данных? чтобы она исчезла бесследно из проекта?? ведь в capthure я эту цепь вообще не создавал...
  11. кажется что когда нарушается правило - то завершить дает, но отображает в этом месте ошибку... ?? разве нет?
  12. цепь не разведена!! - еще раз но она формируется самим пакетом... (не capture!!!!)
  13. Два вопроса: 1. Временами, при прокладке трассы, не могу ее завершить - не подключается линия к pad-у или via... (версия 17.2) на форуме сайта Cadence нашел следующую рекомендацию - " If this is the case you can run Tools - Derive Connectivity, check both boxes and click on OK which should resolve these connections. ", но она к сожалению не помогла... sad.gif( кто-то может посоветовать что-то дельное?? P.S. Да! в версии 16.6 ничего похожего (такого косяка) не встречал... 2. И еще один момент: на принципиальной схеме есть с десяток элементов у которых есть незадействованные выводы, обозначены как N... PCB Desig сам соединяет их в одну цепь (неразведенную...)... смерится с этим? или в настройках пакета есть режим (ВКЛ./ВЫКЛ.) ? Спасибо!
  14. и еще один момент: на принципиальной схеме есть с десяток элементов у которых есть незадействованные выводы, обозначены как N... PCB Desig сам соединяет их в одну цепь (неразведенную...)... смерится с этим? или в настройках пакета есть режим (ВКЛ./ВЫКЛ.) ? Спасибо!
  15. временами, при прокладке трассы, не могу ее завершить - не подключается линия к pad-у или via... (версия 17.2) на форуме сайта Cadence нашел следующую рекомендацию - " If this is the case you can run Tools - Derive Connectivity, check both boxes and click on OK which should resolve these connections. ", но она к сожалению не помогла... :(( кто-то может посоветовать что-то дельное?? P.S. Да! в версии 16.6 ничего похожего (такого косяка) не встречал...
  16. Огромная просьба к знатокам (понимаю что вопрос несколько объемен...)- кто может уделить время теме, опишите пожалуйста хотя бы кратко назначение классов и подклассов в PCB Designer!! А то заходишь к примеру в Color Dialog и... наступает некоторое уныние от непонимания всех классов и подклассов...
  17. Спасибо! и если можно - второй вопрос: подписи элементов "перегружены" на плате: отображается как Silkscreen_Top(Bottom) так и Assemly_Top(Bottom)... а в Visibility вроде как нет возможности отключить Assemly_Top(Bottom)... где это делается? и еще следом - можно окно Visibility настроить на свои "хотелки"??
  18. Необходимо добавить надпись шелкографии на TOP... нажимаю - добавить текст... в Options хочу выбрать класс - Silkscreen_Top, а его там нет... что я делаю не так?
  19. а можно футпринт поменять из механического в электрический? одним движением... как полигон из статического в динамический и обратно... или надо с нуля создавать футпринт отверстия (но уже как электрический)?
  20. можно подробнее об этом - "этому паду присвоить свойство NET_SHORT с указанием имени цепи"?? ... а то как-то не понятно... присвоил отверстию имя цепи полигона, а соединения не произошло...??
  21. Доброе утро! Подскажите как крепежное металлизированное отверстие подключить к полигону? и второе - как задать зазор между полигонами? Спасибо!
  22. а негативные - это внутренние??
  23. Переход проводника через проводник в виде дуги - это стилистика для функциональных схем... для принципиальных это просто пересечение без точки и все... так что ваше предложение - это просто ваши "хотелки"... извините за каламбур...