Jump to content

    

FLTI

Свой
  • Content Count

    399
  • Joined

  • Last visited

Everything posted by FLTI


  1. А что плохого / хорошего можете сказать об этой корке от Lattice ? В смысле – есть ли в ней ошибки и для каких ПЛИСов ее использовали? Кто-нибудь пробовал какую-нибудь из этих корок для Actel ProAsic Plus ?
  2. http://www.gaisler.com/products/grlib/grli...al-1.0.1.tar.gz
  3. Кто-нибудь использовал это для Actel ProASIC Plus??
  4. А если с Burst ом, то намного сложнее получается? За счет чего?
  5. А если использовать в своем PCI контроллере Device ID и Vendor ID от какой-нибудь устаревшей и давно снятой с производства, например VGA карты?
  6. Внутри ПЛИС есть внутренняя память , которая как раз и будет использоваться как FIFO в качестве буфера.
  7. При пересылках из АЦП в память ПК через PCI шину транзитом через ПЛИС – здесь все понятно и Вы правы. А я спрашиваю об обратной пересылке ИЗ памяти ПК через PCI шину транзитом через ПЛИС в ЦАП. В этом случае ведь PCI контроллер на плате будет являться Мастером на PCI шине и будет читать данные из памяти ПК. А ведь чтение всегда происходит медленнее, чем запись.
  8. На собственной PCI плате на PCI разъеме не соединил между собой JTAG-ские ламели TDO и TDI. К чему это может привести?
  9. Имеется плата с ПЛИС на борту. К выходу ПЛИС подключен ЦАП. Внутри ПЛИС есть внутренняя память , которую можно использовать как FIFO. В ПЛИС требуется залить контроллер PCI Bus Master , который мог бы пересылать данные из памяти на материнской плате, через ПЛИС в ЦАП через DMA. Вопрос: Какую максимальную скорость пересылок можно достичь в PCI Bus Master? Хотелось бы 40-50Мб/с.
  10. В чем разница между IP ядрами в виде “Netlist for single-use” и “Netlist for unlimited use”? Есть какая-то защита или только лицензионные обязательства?