Jump to content

    

stu

Свой
  • Content Count

    235
  • Joined

  • Last visited

Community Reputation

0 Обычный

About stu

  • Rank
    Местный
  • Birthday 10/16/1987
  1. Цитата(FLTI @ Oct 11 2013, 14:02) Вот здесь http://electronix.ru/forum/index.php?showtopic=57150 говорится о том, что якобы с M25P40 от Micron есть проблемы. Или нет проблем? нет. все хорошо там тоже ответил
  2. Цитата(FLTI @ Oct 11 2013, 11:31) В чём была проблема - в M25P40 производства Micron, в мегафункции или в чём-то ещё? Как себя показали M25P40 от STM? P.S.Меня интересует режим AS с 40 MHz Internal Oscillator. и st и micron и даже numonyx показали себя вполне адекватно. проблема была в конкретной плате. вернее в пайке. извините, что посеял сомнения в Вас. 40МГц пользовал для fast_read.
  3. самое простое для ПЛИС в виде антидребезга это счетчик на длительность нажатия. Т.е. если после нажатия прошло к примеру 10 мс, то значит кнопка нажата и счетчик досчитывает до конца и останавливается, а иначе счетчик не досчитывает и interrupt на МК не дергаем.
  4. Есть опыт использования M25P40-VMN6TPB от micron. ЦитатаThe M25P40 is an 4Mb (512Kb x 8) serial Flash memory device with advanced write-protection mechanisms accessed by a high-speed SPI-compatible bus. The device supports high-performance commands for clock frequency up to 75MHz.
  5. все же порекомендую микруху типа MBI5030 c PWM или http://www.ti.com/lsds/ti/power-management....page#p2192=PWM per Pin
  6. только меня в гугле не забанили? первая ссылка http://www.eetasia.com/ARTICLES/2007MAR/PD...MAR12_PL_AN.pdf
  7. Цитата(Stewart Little @ Oct 2 2013, 10:07) PowerPlay Power Analyzer Вам в помощь! ... ой. редко пользуюсь. =) вернее один раз всего приходилось. забыл. спасибо
  8. Приветствую! В an257.pdf от сентября 2002 ver. 1.0 (Designing with 1.5-V Devices) на 14 странице описана возможность использования LTC3405A-1.5: 3.3-V-to-1.5-V/300-mA Synchronous Switching Regulator. ЦитатаFigure 12 shows a one-chip fixed-output 1.5-V/300mA synchronous switching regulator with a 3.3-V input. Но я не нашел, сколько именно потребляет ядро Cyclone I. Если у кого есть инфа по этому поводу, буду благодарен, если поделитесь. Видел: ЦитатаICC0 VCC supply current (standby) (All M4K blocks in power-down mode) (7) EP1C12 — 8 — mA
  9. Цитата(ZASADA @ Aug 7 2013, 23:33) в примере не видно зависимости от числа ядер. 5 сек разницы больше похоже на зависимость от частоты процессора 3,3/3,4 Про то и речь =)
  10. На счет количества ядер. Был i5 2500 с частотой 3,3 до 3,7 с 4ГБ ОЗУ. Заменил на i7 3770 - 3,4 до 3,9 с 8ГБ ОЗУ. Пробовал и там, и там компилить один свой проект при 4 ГБ ОЗУ. Разница 5 секунд при длительности 5,40 минут. Щас тоже SSD, но как кэш, не раздел под ось.
  11. Цитата(Podrezov @ Jul 15 2013, 08:24) stu, entest должен инвертироваться каждый раз при достижении счетчиком 15. тогда пробуйте, что ниже. только сначала пробуйте... Кодmodule ISP (     input        clkin_50,     output reg    clock,     output reg    entest ); //--------------------------------- reg [5:0] testcnt; //--------------------------------- initial begin     clock = 0;     entest = 0;     testcnt = 0; end //--------------------------------- always_ff @(posedge clkin_50) begin     if (testcnt == 6'd15)         entest <= ~entest;     testcnt <= testcnt + 6'd1;     clock <= ~clock; end //--------------------------------- endmodule ЦитатаСиндром такой: cигнал entest буд-то бы имеет смещение минус 15 тактов clk_in50. у Вас же есть возможность вывести наружу сигнал, к примеру: output wire ena = ~|testcnt; И посмотрите как у Вас считает счетчик, и куда сдвинут entest.
  12. Если хотели получить то, что ниже - надо чуть изменить код. По Вашим сообщениям не понятно, entest один раз должен инвертироваться или каждый раз при достижении счетчиком 15. Сделал, чтобы один раз... Т.е. как понял Вас, так и описал. Может конечно, сигнал entest должен быть разрешением изменения clock... не понятно Кодmodule ISP (     input        clkin_50,     output reg    clock,     output reg    entest ); reg [5:0] testcnt; initial begin     clock = 0;     entest = 0;     testcnt = 0; end    always_ff @(posedge clkin_50) begin     if (testcnt == 15 & ~entest)         entest <= ~entest;     else         testcnt <= testcnt + 6'd1;     endif     clock <= ~clock; end endmodule
  13. Я думаю, из-за расположения датчиков. В одном стоят у транзисторов(пока там прогреется), а в другом и диоды и транзисторы рядом и между ними реле, где больший нагрев.
  14. Интересует, по каким критериям выбирается термореле для отключиния БП. Смотрел описание Mean Well: у SP-320-3.3: 70 (+-5) гр.С у USP-225-3.3: 95 (+-5) гр.С Т.е. можно ли в SP-320-3.3 ставить термореле как у USP-225-3.3 ? И чем это грозит? Означает ли установка производителем реле с низкой температурой срабатывания, что на высоких температурах БП будет более нестабилен?
  15. А это выводы из головы или я плохо искал ответ на этот вопрос в официальных документах?