Jump to content

    

vlsi13

Участник
  • Content Count

    11
  • Joined

  • Last visited

Community Reputation

0 Обычный
  1. проблема ST-Link + Keil uVision 4.20

    спасибо,помогло! подкинул кейлу драйвер от St Link Utility. теперь там лежат два драйвера: STLinkUSBDriver.dll (взят из папки утсановки ST-Link Utility ) и ST-LINKIII-KEIL.dll. причем оба нужны, как выяснилось.
  2. здравствуйте. имеется следующая проблема: не работает отладка на вышеуказанной отладочной плате. под Windows 7: После компиляции и нажатии на кнопку отладка, внизу отображается строка статуса загрузки кода в МК, затем Keil просто закрывается. В дополнительной информации о причинах сбоя Keil указывается ошибка драйвера STLinkUSBDriver.dll. под Windows XP: сначала выдавал Timeout during flash programming позже стал выдавать что-то типа Unable load driver STLinkUSBDriver.dll. кто сталкивался с подобной проблемой, подскажите, как ее решить. проштудировав пару форумов стало видно,что обращение в тех поддержку результата не приносит.
  3. Цитата(Владимир @ Nov 10 2010, 14:15) Я думаю удалил румы он без последствий для этого проекта. абсолютно точно.плата разведена,румы сформированные на начальном этапе из схемы больше не использовались. если не секрет намекните что за таинственное назначение румов?
  4. проблема решилась.нужно был удалить отключенные Room.
  5. к сожадению проект скинуть не предсталяется возможным. опишите пожалуйсто методику поиска.что предпринималось мною: включаю все слои,выделяю все кроме области платы.в итоге НИЧЕГО (:. понимаю что чудес не бывает.есть ли какой другой способ?
  6. Цитата(filmi @ Nov 9 2010, 18:00) Может здесь что не так стоит у вас? опытным путем подобрал размер пленки по Х - 1220мм. менше этого значения генерить гербер отказывается. но на плате ничего нет!!!
  7. Доброго времени суток.Имею проблему при создании Gerber-файлов.Выдает ошибку A Film is too small for this PCB. Пробывал исправлять ее по методикам описанным в сети (удаление примитивов за границами платы). Не помогает. При выделении облатсти вне границ платы (Outside area) ничего не обнаруживается (в PCBList 0 obects selected).Плата имеет вырезы сложной формы (овальные). вырезы на плате делались в Altium. может в этом проблема?
  8. термопады

    спасибо,получилось,тема закрыта
  9. термопады

    стандарт, на который вы ссылаетесь,предназначен для компонентов,монтируемых в отверстия,для SMT монтажа нобходим IPC-7351.я так понимаю что работа с классами падов это единственный не очень удобный выход?
  10. термопады

    Цитата(TOREX @ Oct 6 2010, 13:15) Надо создать класс падов, в него добавить этот термал-пад, и в правлах установить зазор для этого класса, не забыв установить приоритет правила. получается надо отслеживать,какой компонет подключен на полигон и заносить его пады в указаный класс,а если компонентов ок. 1000? хотелось бы что-нибудь универсальное.Например проверять подключен ли пад к полигону,и если да то подключать через термобарьер.Другими словами есть ли свойство,которое проверяет подключен ли пад к полигону.
  11. здравствуйте.как в правилах описать ширину зазора для термопада.? я так понимаю он эту ширину подхватывает из clearence.однако если для силовых цепей зазор задан например 0,4мм, то не хотелось бы,чтобы и зазор внутри термопада был тоже 4мм,а например 0,1мм,т.к при небольших размерах полигона и или небольших размерах пада компонента и большом зазоре подключение получается некачественное.