Перейти к содержанию

    

10ff

Свой
  • Публикаций

    299
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

Информация о 10ff

  • Звание
    Местный
  • День рождения 28.01.1986

Контакты

  • Сайт
    http://
  • ICQ
    0

Информация

  • Город
    Тверь

Посетители профиля

4 855 просмотров профиля
  1. Может вместо клока попробовать двигать отдельные биты?
  2. Вполне. А вот с вашим маком 11-22-33-44-55-66 на умных маршрутизаторах могут происходить порой очень забавные вещи.
  3. 10GBASE-R у ТС должно по идее работать. (Vivado 2018.2)
  4. Почему это? The FBG484 package supports data rates greater than 6.6 Gb/s in the -2 and -3 speed grades (requires Vivado Design Suite 2017.1 or later). Kostochkin, напишите точно какой у вас кристалл.
  5. Держите. Вроде бы раньше на сайте Xilinx выкладывали эти файлы с задержками, видимо для новых серий отказались от такой практики. flight_time.csv
  6. Как раз Virtex 7. Симуляция Aurora. Все нормально работает. У вас же, я так понимаю, голый GTX-визард, наверное что-то забываете подать.
  7. Да, разница в 10 пикселей и один такт синхронизации. Межстрочный интервал вместо 8 тактов всегда 7. Если такого не может быть в принципе, то вероятно надо еще раз перелопатить проект в части задержек.
  8. Здравствуйте. Принимаю поток от камеры по интерфейсу CameraLink Full 80бит/200 FPS. Проект сделан на основе ISERDESE2. Проведено временное моделирование и отладка в железе. Все вроде бы хорошо, есть синхронизация строк и кадров. Но вместо 2320 пикселей/строку по даташиту на камеру я принимаю 2330 пикселей/строку, т.е. синхронизация строки на один такт больше, причем постоянно. Не понимаю, это какая-то незадокументированная особенность камеры? Кто-нибудь встречал подобное поведение?
  9. Это что ж получается, Альтера забила на временную симуляцию для новых кристаллов? Слишком долго? Теперь только TimeQuest?
  10. А правильно ли я понимаю, что DDR-режим в этой корке можно включить только при коэф. сериализации равном 2, при остальных коэффициентах сериализация будет идти в режиме SDR?
  11. Цитата(prostoRoman @ Apr 19 2018, 12:38) и 5578ТС094. Спасибо. PLL и LVDS я так понимаю там нет.
  12. Цитата(tegumay @ Apr 18 2018, 23:41) появились 2 новые ПЛИС на 800 тыс. и 1.2 млн. вентилей одна на 144 вывода (~15000 ЛЭ, 56 умножителей, 500 кбит), другая 304 вывода 23000 ЛЭ. из материалов Экспоэлектроника. цифры примерные по памяти. 5578ТС084 и еще какая-то Может дадите ссылочку на эти материалы?
  13. Цитата(Flip-fl0p @ Apr 16 2018, 15:05) Минут 30...40. И это на модели, с параметрами для дебага. Запускал как-то моделирование одного и того же проекта на двух разных компьютерах с примерно одинаковой конфигурацией. На одном Modelsim SE 10.2, на другом Modelsim Altera Edition. Время симуляции отличалось в разы. Может в вашем случае и не поможет, но все-таки можно попробовать.
  14. Цитата(Мур @ Mar 25 2018, 18:07) Взял для пробы последнее детище Альтеры и до сего по умолчанию привычное и понятное оказалось не реализованным, что дико раздражает..... Привык к простому сервису, позволяющему без усилий видеть ВСЕ присутствия в тексте нужного имени в стиле Notepad++. Как же настроить редактор в привычный режим? Кто владеет более глубоким опытом? Спасибо... Все работает, прямо из коробки без каких-либо телодвижений.
  15. Цитата(Stewart Little @ Mar 22 2018, 16:51) Пропишите все пути к библиотекам в разделе [Library] ini-файла, который находится в коневой (инсталляционной) папке самого МodelSim'а. Так они будут видны всем и всегда. С этого ini-файла предварительно нужно будет снять атрибут снять, а после добавления библиотек вернуть его обратно. Спасибо Вам огромное, Stewart Little! Помогло. И все-таки, нельзя ли квартусу как-то сказать, чтобы при запуске "RTL Simulation" он не трогал файлы "_run_msim_rtl_verilog.do" и "modelsim.ini", выкидывая из них пути к библиотекам? Или может эти пути надо явно где-то в настройках квартуса прописать?