Jump to content

    

zmey77

Участник
  • Content Count

    6
  • Joined

  • Last visited

Community Reputation

0 Обычный

Контакты

  • Сайт
    Array
  • ICQ
    Array
  1. Приветствую, 

    Ищу подготовленного специалиста.
    Нужно реализовать небольшой проект (написать софт для работы ADE7758).

    Расскажите о своем опыте работы с м/сх ADE7758, если Вас интересует... 

     

    1. myriad

      myriad

      Добрый день!

      Я сейчас загружен, браться за Ваш проект не буду.

      На ADE7758 давненько делали трёхфазный измеритель (не счётчик).

      Всё получилось хорошо, микросхема также очень понравилась.

      Бурков Михаил

  2. ---------------- ДА, ЭТО РАБОТАЕТ ! Так решил проблему с IMPACT. Xilinx ISE Design Suite 14.7 + Windows 8 (64bit) -------------------------------------------- For everyone trying to use Xilinx ISE 14.5 in Windows 8 x64. Rename libPortability.dll to libPortability.dll.orig , and copy libPortabilityNOSH.dll to libPortability.dll Do this in: C:\Xilinx\14.5\ISE_DS\ISE\lib\nt64 C:\Xilinx\14.5\ISE_DS\common\lib\nt64 (copy dll from first location) This turns off SmartHeap. This will fix ISE and iMPACT crashes on file dialogs. ---------------------------------------------------------------------
  3. Не нужны эти баталии. Платы для первой итерации этого проекта будут сделаны на XC3S500E. В новой итерации рассмотрим варианты. Новые чипы никогда не закладываем. Нужно, чтобы это был не эксклюзив- легко доставабельные варианты.
  4. Да, срочно. Коллеги, если есть предложения, присылайте: zmey12 собака mail.ru (без пробелов конечно).
  5. Да, на VHDL. я его дальше сам планирую поддерживать (после того, как с соискателем дойдем логического завершения). Verilog, к сожалению не пробовал.
  6. Добрый день. Есть небольшой проект на XC3S500Е (кварц 50МГц). Необходимо: 1. Синхронизировать фазы сигналов (по переднему фронту). Привести фазу входного сигнала2 к фазе входного сигнала1 (1Гц). После этого из входного сигнала2 получить на выходе сигнал_3 =1 Гц. 2. Сигнал1 может пропадать и появляться в процессе работы. Длительность появления этого сигнала не менее 20 мин. Входной сигнал1: длительность "1" - (0.03-1мсек). Период= 1Гц. Входной сигнал2 (10МГц) - меандр. Выходной сигнал3 (1Гц) - меандр. Выходной сигнал4: - "1" признак успешно завершенной синхронизации. Рабочая IDE - ISE Design Suite 14.7 Нужен проект в ISE : - схемное решение (.sch). - решение на VHDL. - testbench на VHDL (для ISim Simulator). Это первый этап. Второй будет чуть сложнее. Срочно нужно решение. Приму помощь за деньги.
  7. Не сочтите за труд, пришлите, пожалуйста, программу для перепрошивки и последнюю прошивку для SIM900D на ящик zmey12@mail.ru Дмитрий.