

_Ivan_
-
Content Count
616 -
Joined
-
Last visited
Posts posted by _Ivan_
-
-
Теме ап.
способ связи телеграмм, вотсап +7 девять два 66 два 4812восемь
-
Всем привет!
Требуется разработчик FPGA со знанием ЦОС в беспилотные автомобили Яндекса.
Группа занимается разработкой лидара - https://vc.ru/transport/97355-yandeks-razrabotal-sobstvennye-lidary-dlya-bespilotnyh-avtomobiley
Ссылка на вакансию - https://yandex.ru/jobs/vacancies/dev/dev_fpga/
Яндекс хочет сделать перемещение людей более безопасным, доступным и удобным. Мы ставим перед собой масштабную цель: оказаться в числе первых в мире компаний, создавших технологию для беспилотного управления автомобилем. Чтобы воплотить это в жизнь, мы создаем команду увлеченных, умных и целеустремленных профессионалов. Для ускорения процесса обработки информации, поступающей с сенсоров, мы начали использовать FPGA и ищем в нашу команду опытного разработчика.- строить математические модели обработки потока данных на языке Python;
- проверять модели и реализовывать их для работы в FPGA на языке SystemVerilog;
- поддерживать и развивать имеющиеся модули FPGA.
- умение писать под FPGA (Verilog/SystemVerilog);
- опыт реализации алгоритмов ЦОС (фильтрация, выделение особенностей сигнала, статистика);
- опыт построения и верификации математических моделей (Python).
- знание С/C++;
- опыт работы с SOC (Altera/Intel);
- знание инструментов HLS;
- опыт работы в Linux.
Там есть тестовое - надо его хорошо решить.
Это реальная возможность делать продукт в динамично развивающейся отрасли с высокой конкуренцией.
С уважением, Иван.
-
теме ап, 11 тысяч
-
-
неправильно высказался
память для дма драйвера можно аллоцировать в юзер спейсе или в кернел спейсе
и вот где лучше? -
Добрый день.
А кто-нибудь делал на аррии 10 ДМА из ПЛИС в ДДР арма?
Конкретно интересует вопрос - какую скорость вы достигали при передаче транзакциями, которые должны иметь кэш когерентность и арм из линукса эти данные к себе копирует(именно скорость копирования арма, а не плис)?Дма драйвер линукса у вас находился в юзер спейсе или в кернел спейсе?
С уважением, Иван.
-
https://www.crowdsupply.com/krtkl/
именно black version
в комплекте еще и breakyBreaky breakout board
Отличный способ выучить цинки и поднять себе зарплату после карантина
15тысяч, нахохожусь в Москве, доставка в любую точку мира за ваш счет
-
продано
-
Продано.
-
Продаю плату.
В комплекте плата, блок питания, флешка, коробка
Находится в МОскве, но могу переслать за ваш счет куда угодно
Цена 20000 рублей
Zynq®-7000 All Programmable SoC XC7Z020-CLG484-1-
Memory-512 MB DDR3-256 Mb
Quad-SPI Flash-4 GB
SD card- Onboard
USB-JTAG Programming-
10/100/1000 Ethernet-
USB OTG 2.0 and USB-UART-
PS & PL I/O expansion - (FMC, Pmod™ Compatible, XADC)-
Multiple displays (1080p HDMI, 8-bit VGA, 128 x 32 OLED)-
I2S Audio CODEC
-
Продаю отладку на zynq - te0726-03
вот такую
-
Xilinx Zynq XC7Z010-1CLG225C
- 512 MByte DDR3L SDRAM
- 16 MByte Flash
- Raspberry Pi Model 2 form faktor
-
LAN9514 USB Hub with Ethernet
- 4 x USB with power switches
- 100 MBit Ethernet RJ45
- Micro SD card slot
- HAT header with 26 I/O's
- HDMI Typ A
- DSI Connector (Display)
- CSI-2 Connector (Camera)
-
Micro USB
- power input
- USB UART
- JTAG ARM- and FPGA-Debug
- 3.5 mm audio plug (PWM Audio output only)
находится в Москве, могу переслать в другой город за ваш счет
5000руб
пишите в личку или телегу brainiac4
В комплекте только плата
-
Xilinx Zynq XC7Z010-1CLG225C
-
Есть же ограничение на ввоз вещей - 500 евро на человека
Поэтому если стоимость превышает 500 евро, то лучше разбить посылку
И если будет много одинаковых - то могут посчитать коммерческой партией и придется платить налог
-
Добрый день!
Существует такой вопрос.
Нужно подтянуть golden model на языке С++ к тестбенчу.
Проблема заключается в том, что эта модель написана на современном стандарте С++14, а компилятор MinGW, идущий в комплекте с моделсимом очень древний и не полностью поддерживает даже 11 стандарт.
Была предпринята попытка скомпилировать с++ исходники более современным компилятором, но попытка подключения этой dll потерпела крах с фразой bad dll format.
У кого-нибудь был успешный опыт компиляции с++ исходников внешним компилятором и подключением dll или so файла в моделсим или квесту после этого?
-
Резюме через форму отправил, но ни ответа, ни привета
-
Добрый день!
Интересует решение следующей задачи:
Есть двухканальный осциллограф с неизолированными каналами - Rigol Ds1052E
Он подключен в сеть 220вольт, к этой же фазе подключен стенд, у которого в цепи питания есть DC-DC конвертер.
Есть имитатор - он подключен к 220 или 380 неизвестно к какой фазе через трансформатор, но выходы трансформатора подключены к проводам, которые проведены по всему офису и возможно там нет полной изоляции и так далее.
Мне нужно увидеть оба сигнала на одном осциллографе. Сейчас подключаю оба сигнала и только одну землю - обычно имитатора - все работает, но картинка со стенда искажена.
С имитатора идет синусоида 50Гц, со стенда цифровой сигнал амплитудой в 10 вольт
Есть мысль взять трансформатор, затем подключить его к имитатору одной стороной, а другой к осциллографу и соединить земли в одной точке, только вот непонятно сгорит или нет...
Прошу совета или критики моего предложения.
С уважением, Иван.
П.С. А вообще что почитать по соединению земель и всему такому подобному?
-
Есть книга Hacker's delight https://doc.lagout.org/security/Hackers Delight.pdf
Вот там есть глава по подсчету бит - посмотрите, вдруг что найдете
-
Коллега в МЦСТ занимался верификацией PCI-E ядра на UVM потратили год или два...
-
Лака у нас нет, но спасибо!
-
Большое спасибо!
Было проведено некоторое исследование насчет этих багов.
Получалось сопротивление в сотни ом между пинами и так далее
После еще одной мойки проблема исчезала, хотя сейчас еще очень мало наработки на отказ
-
Добрый день
Есть плата с разъемами с шагом 0,5мм
Туда вставляется другая плата с SoC на борту
Собственно проект в стадии разработки, но еще ни разу из 6 плат и 2 монтажникам не удавалось получить рабочую плату без утечек
Схема примерно такая что в некоторых местах есть последовательность элементов из 2 ножек IO, окруженных ножкой питания и земли.
При пайке прозваниваются соседние пины и КЗ не обнаруживается. Но как только включается плата - возникают утечки, какой-то белесый налет...
И IO ноги становятся закороченными на землю или питание в некоторых случаях
Тестирую так, что все ноги как входы делаю и поочередно pullup и pulldown режим.
Сам включал одну плату, пахла после промывочной жидкости, там при мне загорелся один светодиод, который гореть не должен и это было дико странно
Есть гипотеза, что происходит какая то электролитическая диссоциация при включении платы, образуются какие то соли и так получаются замыкания
Собственно хотелось бы каких-то подтверждений или опровержений и как это в дальнейшем избежать?
-
ссылка на резюме не открывается
-
мы рассматривали предложение от этих ребят, и подтверждаем, что их ценовые предложения интересны и конкурентоспособны. Т.е. большинство заинтересованных в монтаже, скорее всего, найдут ценовой компромисс
-
Офф.
Подскажите, где можно накопать нормальных примеров на UVM.
Ну в смысле в виде набора файлов, а не из книг выцеплять.
Прилагающиеся к библиотеке примеры, на мой дилетантский взгляд, УГ.
Что я понимаю под нормальными примерами: где есть нормальный синтезируемый модуль (со входами, выходами, регистрами, интерфейсами и т.п.), который подлежит верификации.
есть книга uvm primer
у нее есть гитхаб https://github.com/rdsalemi/uvmprimer
-
Добрый день!
Монтаж видимо ручной, ибо много разных плат.
А со скольки точек пайки лучше автоматический?
Разработчик FPGA со знанием ЦОС в беспилотные автомобили Яндекса
in Предлагаю работу
Posted · Report reply
актуально