Jump to content

    

Putnik

Свой
  • Content Count

    214
  • Joined

  • Last visited

Community Reputation

0 Обычный

About Putnik

  • Rank
    Местный

Контакты

  • ICQ
    Array

Информация

  • Город
    Array

Recent Profile Visitors

2320 profile views
  1. Замечательная Зеленоградская компания "KM211"(www.km211.ru), ведущий разработчик отечественных микропроцессорных систем и оригинальных IP блоков, приглашает на работу специалистов и студентов старших курсов по вакансиям: Инженер-разработчик FPGA Обязанности: макетирование IP-блоков на FPGA; интегрирование систем на основе готовых IP-блоков на FPGA; разработка IP-блоков на Verilog; Требования: знание цифровой схемотехники; опыт работы с ПЛИС; знание языка описания аппаратуры Verilog HDL; владение любым симулятором тестовых воздействий (например: NCverilog, ModelSim); Приветствуется: желание быстро учиться и осваивать новые технологии; знание или опыт работы на Linux; опыт работы с системами контроля версий, системами отслеживания ошибок; знание скриптовых языков bash/tcl/python; знание SystemVerilog; коммуникабельность; P.S. Студентам не обязательно соответствовать всем требованиям. Важно иметь представление о предмете, желание развиваться и коммуникабельность. Условия: зарплата, с опытом работы от 70т. р.; без опыта работы (студенты, выпускники) — по результатам собеседования; работа в г. Зеленоград рядом с МИЭТ (остановка Солнечная Аллея, ЗИТЦ); дружный молодежный коллектив, возможность гибкого графика; обучение и повышение квалификации. Контакты: Воротников Алексей Александрович, email: putnik@km211.ru.
  2. Замечательная Зеленоградская компания "KM211"(www.km211.ru), ведущий разработчик отечественных микропроцессорных систем и оригинальных IP блоков, приглашает на работу специалистов и студентов старших курсов по вакансиям: Инженер-верификатор цифровых систем на кристалле. Обязанности: разработка тестового окружения / верификационных IP блоков; разработка тестов; отслеживание ошибок в проекте и взаимодействие с разработчиками; анализ покрытия кода / функционального покрытия; Требования: знание цифровой схемотехники; знание ООП; опыт написания тестбенчей; владение любым симулятором тестовых воздействий (например: NCverilog, ModelSim); опыт верификации c использованием SVA/PSL, UVM Приветствуется: желание быстро учиться и осваивать новые технологии; знание или опыт работы на Linux; опыт работы с системами контроля версий, системами отслеживания ошибок; знание скриптовых языков bash/tcl/python; коммуникабельность; P.S. Студентам не обязательно соответствовать всем требованиям. Важно иметь представление о предмете, желание развиваться и коммуникабельность. Условия: зарплата, с опытом работы от 90т. р.; без опыта работы (студенты, выпускники) — по результатам собеседования; работа в г. Зеленоград рядом с МИЭТ (остановка Солнечная Аллея, ЗИТЦ); дружный молодежный коллектив, возможность гибкого графика; обучение и повышение квалификации. Контакты: Воротников Алексей Александрович, email: putnik@km211.ru.
  3. 5578ТС024 - слегка измененный аналог ep2c8, при этом ep2c8 пекся по 90 nm TSMC, а 5578ТС024 по 180 nm Микрон, т.е. аналог Cyclone 3 может вполне по 90 nm изготавливаться, что на Микроне уже вполне рабочий техпроцесс
  4. Компания "KM211"(www.km211.ru) приглашает на работу специалистов и студентов старших курсов по вакансиям: Инженер-разработчик (интегратор-тестировщик проектов) FPGA Обязанности: макетирование IP-блоков на FPGA; интегрирование систем на основе готовых IP-блоков на FPGA; разработка IP-блоков на Verilog; Требования: знание цифровой схемотехники; опыт работы с ПЛИС; знание языка описания аппаратуры Verilog HDL; владение любым симулятором тестовых воздействий (например: NCverilog, ModelSim); Приветствуется: желание быстро учиться и осваивать новые технологии; знание или опыт работы на Linux; опыт работы с системами контроля версий, системами отслеживания ошибок; знание скриптовых языков bash/tcl/python; знание SystemVerilog; коммуникабельность; P.S. Студентам не обязательно соответветствовать всем требованиям. Важно иметь представление о предмете, желание развиваться и коммуникабельность. Условия: зарплата, с опытом работы от 60т. Руб; без опыта работы (студенты, выпускники) — по результатам собеседованияот; работа в г. Зеленоград рядом с МИЭТ (остановка Солнечная Аллея, ЗИТЦ); обучение и повышение квалификации. Контакты: Воротников Алексей Александрович, email: putnik@km211.ru.
  5. Компания "KM211"(www.km211.ru) приглашает на работу специалистов и студентов старших курсов по вакансиям: Инженер-верификатор цифровых систем на кристалле. Обязанности: разработка тестового окружения / верификационных IP блоков; разработка тестов; отслеживание ошибок в проекте и взаимодействие с разработчиками; анализ покрытия кода / функционального покрытия; Требования: знание цифровой схемотехники; знание ООП; опыт написания тестбенчей; владение любым симулятором тестовых воздействий (например: NCverilog, ModelSim); опыт верификации c использованием SVA/PSL, UVM Приветствуется: желание быстро учиться и осваивать новые технологии; знание или опыт работы на Linux; опыт работы с системами контроля версий, системами отслеживания ошибок; знание скриптовых языков bash/tcl/python; коммуникабельность; P.S. Студентам не обязательно соответветствовать всем требованиям. Важно иметь представление о предмете, желание развиваться и коммуникабельность. Условия: зарплата, с опытом работы от 70т. Руб; без опыта работы (студенты, выпускники) — по результатам собеседованияот; работа в г. Зеленоград рядом с МИЭТ (остановка Солнечная Аллея, ЗИТЦ); обучение и повышение квалификации. Контакты: Воротников Алексей Александрович, email: putnik@km211.ru.
  6. Synplicity Identify поддерживает разные семейства FPGA и Xilinx и Аltera и Lattice вроде, рассматриваю Precision как аналог Synplify, поэтому и думаю что может у них есть свой логический анализатор, или с Precision можно SignalTap и Chipscope использовать?
  7. Какой, я сам хочу узнать, если про то с каким синтезатором в связке я бы хотел, то Precision RTL Plus.
  8. Добрый день, всем! Есть ли у Ментора свой виртуальный логический анализатор, такой как Xilinx Chipscope, Altera Signaltap, Synplicity Identify?
  9. зачем? он и бесплатно работает, просто рекламу шлет, плата $70 за ее отключение фактически
  10. Добрый вечер, всем читающим! если у кого то есть obfuscator_procedures.tcl from Aldec или активный логин на Aldec - отпишитесь в эту тему http://electronix.ru/forum/index.php?showtopic=129865 Или может быть у кого-нибудь есть еще какие-то идеи( VO не предлагать, ибо работает он только с 95-м верилогом) Но может быть у кого-нибудь конвертер из верилога 2001 в 95 есть. Варианты типа convert to NGC и получение из него поведенческой модели тоже не подойдут, потому что нужен - синтезируемый, FPGA-платформонезависимый код
  11. Maverick и des00 спасибо большое за помощь!!! дизайн не имею возможности выложить, к сожалению, да в общем в нем узкие места и так понятны - схема больно асинхронная, а там где не асинхронная - куча логики которая, по замыслу автора, должна за такт выполняться
  12. вы думаете оптимизировать квартус по set_max_delay ничего не будет, или будет но несильно? пока что хочется хотя бы чтоб констрейн перестал игнориться: Ignored set_max_delay .....: Argument <from> is an empty collection Argument <to> is an empty collection Ignored filter at ....: top|module_1:module_1|...|module_n:module_n|a could not be matched with a port
  13. на каждом такте работает таймквест говорит про отрицательные слаки в этом месте
  14. к сожалению я не могу менять схему, не мой блок, и вся логика которую я обозначил как c = a + b, должна выполняться за один такт. при синтезе в synopsys для асика set_max_delay помогал добиться уменьшения задержки, соответственно раз у альтеры есть такой же констрейн, он, наверно, также работает