Jump to content

    

rustelcom

Свой
  • Posts

    27
  • Joined

  • Last visited

Reputation

0 Обычный

About rustelcom

  • Rank
    Участник
    Участник

Контакты

  • ICQ
    Array
  1. Да, совсем не заметил - СХ2, СХ3 ставить как на схеме - не годится, помеху прогонят. Этот узелок с диодом вместе можно заменить на кучу хороших вариантов. Плюс ещё и ускорят смерть электролитов, близко стоящих к тёплому трансу - время их жизни можно примерно рассчитать, измерив температуру. Иначе лет так через 5 юзеры вспомнят нехорошими словами )
  2. 1) 5) 6) гарантируют эффект. я бы начал в этой схеме с 5)!
  3. Позвольте ещё добавить идей: 1) l1, l2 заменить на синфазный фильтр (на иснове феррита) 2) обмотку 2-4 отделить 2 слоями ) лакоткани или заменить транс. 3) параллельно C10 поставить керамику - и всё-равно сдохнет рано С10 (( 4) Диод (тут критикуемый) можно попробовать Her308 - дёшево и сердито, если не перегреется. 5) По выходу - синфазный фильтр на феррите. 6) выход заземлить. 7) топологию не смотрел, но с ней надо очень осторожно - плата это ведь ёмкость ...
  4. Кто нибудь запускал? Или это невозможно.
  5. При запуске спектры необходимо указать - вести лог файл! После вылета просмотрите и поймёте в чём дело. Например, если пины у конденсатора + и -, то вылет обеспечен, тк один из этих знаков в спектре служебный ... Думаю этого достаточно, чтобы разобраться
  6. Безо всяких конфигураций читается ID - 8201 , при тактах=4мгц. В смысле, 16 бит должны вернуться в формате 0x8201 .
  7. LDPS - нах ! Про 3.3 это вы загнули, батенька.
  8. Specctra в 15.7

    Итак, имеем 4 диска. Но все их тащить лениво- тяжёлые они. Кто-нибудь знает, какой из них нужен для установки спектры? Если никто не отзовётся (- мы напишем в спортлото) : 1. Качаем первый диск. 2. Запускаем установку. 3. ждём, чего же установщик ещё захочет зажевать... 4. если ничего не хочет - переходим в пункт 6. 5. тащим чего он хочет, переходим в пункт 3. 6. конец.
  9. Результаты моделирования микропроекта на верилоге. 1. проект-делитель частоты на два на d тригере 2. время функционирования - 1 секунда с частотой 1мгц 3. Симуляция нетлиста в Modelsim и ActiveHDL возможна только через VHDL. Продукт (1) время_функционирования (2) симуляция_исходного (3) симуляция_нетлиста 1. Quartus6 (1) 1сек (2) 1минута42сек (3) 2минуты57сек 2. ModelsimAE(1ns) (1) 1сек (2) 13сек (3) 1мин20сек 3. ModelsimAE(1ps) (1) 1сек (2) 23сек (3) 1мин45сек 4. ActiveHDL71 (1) 3сек (2) 5сек (3) --- 5. ActiveHDL71 (1) 5сек (2) --- (3) 1мин33сек
  10. При возвращении разводки из спектры проискодит произвольная расстановка диаметров свёрл переходных отверстий. Те размеры контактных площадок VIA - правильные, диаметры сверловок - становятся у них неправильные. Прискорбно, что при этом Альтиум прикрыл свободную раздачу сервис паков . Выход - трансяция из спектры в pcbdoc ( импорт rte) приходится делать через DXP 2004 SP4 - форматы у них совместимы.
  11. Удивляюсь людям, использующим FSR(topor) - это заставляет обратить ... ммм ... на него внимание. Хотя нахрен он нужен по современным меркам без дифференциальных пар, экранирования, выравнивания и тп??? Сорри, повторяюсь, детальные пожелания уже писал - а без них топор ближе к красоте, чем к ремеслу - для работы неинтересно.
  12. Вариант решения проблемы - DO файл с которым я развёл пары SP 15.1 Смысл ого такой - разводим витые пары, защищаем их мягко - делаем один цикл разводки . После этого все цепи позволяем разводить, но теперь с большой вероятностью Спектру уже не заклинит на витых парах : sort smart fanout 1 select all pairs sort smart fanout 1 route 15 protect selected (type soft) unselect all nets sort smart fanout 1 smart_route select all pairs unprotect selected unselect all nets sort smart smart_route smart_route smart_route smart_route smart_route smart_route
  13. Почитал-почитал и очень удивился - просвятите пожалуйста! Вы хотите сказать, что PADS имеет разводчик, превосходящий спектру? Или всё как всегда заканчивается трансляцией в спектру.
  14. Особенно хорошо получается у Specctra 15.0 глючить с пересечениями двух витых пар на одном слое (картинка Типа # ) - при высокой плотности витых пар и разводки - все упирается в них (конфликты пересечения витых)! Есть и другие глюки помельче, но они преодолимы. так я в do-файле определяю пары: #1 define (pair (nets OUTP_A1 OUTM_A1)) define ( class VIT_1 (add_net OUTP_A1 OUTM_A1 )) select all nets unselect class VIT_1 unselect class ISKL define (class NVIT_1 (selected)) rule class_class NVIT_1 VIT_1 (clearance 30 (type wire_wire)) unselect all nets ...
  15. Имею плату 6 дм, >20 витых пар. Проблемы следующие - версии спектры <= 10 "плохо подключают" . Версия спектры 15.0 подключения держит хорошо, но не разводит. ( всё заканчивается кучей неубираемых именно конфликтов - не unconnect ов ). Предварительная разводка пар помогает, но не радикально. кто- нибудь добивался хороших результатов автоматической разводкой с кучей витых пар? Может пробовать надо с Allegro router 15.2???