Jump to content

    

DAV

Свой
  • Content Count

    200
  • Joined

  • Last visited

Everything posted by DAV


  1. Ну это из серии - сам д...к. Имеется 2 редактора Packаge designer и SIP. Значки у них одинаковые, на один больше работает с sip а другой с mcm, но ограничивает некоторые функции. Не думаю, что многим они нужны, при чём оба. Всех благ. allegro-ic-pkg-ds.pdf
  2. Проблема решина
  3. Всем добрый день! При открытие в Allegro Package Designer L XXXX.sip файла редактор переходит в режим Cadence SIP Finishing, который ограничивает некоторые функции. Иногда с помощью танцев с бубном удаётся открыть в Allegro Package Designer L. Не подскажете в чём проблема и как её решить.
  4. Спасибо, но что такое - относительному пути
  5. Как сделать, что бы в конкретном проекте в PCB Editor были свои пути к библиотекам pad psm и т.д. Что бы не менялись пути в других проектах. User Preferences Editor - Library - padpath и т.д
  6. В 17.4 работает.Спасибо! Может 17,2 обдейтить поможет
  7. ПКМ на этом символе -> Split Part если несколько секций, то ругается и не открывает таблицу Туда копирует, обратно не хочет 17,2
  8. Не совсем понятно Если старый символ эдитор что это? В Allegro Design Entry CIS View - package открывает рисунок всех секций. Затем Edit и Proparties серый и недоступный ( к сожелению)
  9. Не подскажите, можно ли из библиотечного символа получить список ног с номерами и названиями в Excel
  10. PCBtech, не могли бы Вы поделиться документацией по разработке подложек в SiP/APD Allegro.
  11. Спасибо, пока не надо. Нашел похожий проект, вроде проясняется.
  12. Додрый день! Интересуюсь этой темой. Ничего не нашли? Тоже ищу, но пока без результата
  13. 17.4

    Спасибо, успокоили. Картинка в начале очень огорчила, там только Win10.
  14. 17.4

    17.4 под Windows7 не работает?
  15. Уважаемые Господа, работает Design Entry CIS или Capture CIS под Linux. Версия Linux Red Hat 7.7.
  16. Можно ли поменять параметры (ширину и промежуток) проложенной диффпары на плате, или надо удалять и прокладывать заного.
  17. Спасибо! Я старался (насчёт русского), может не очень получилось. Всех благ! А где к стати Z. Gora находиться?
  18. Добрый день Господа! При разработке платы получил проблему. При попытки сделать модуль командой Place replicate apply сначало делает модуль, но потом при его поставит на место опять разбирает и даёт ошибку - E- (SPMHA1-71): Rectangle is outside of the extents. Причём в одном месте может сделать, а в другом нет. Выбросишь какой-то елемент, то может создать или схемный редактор если не запускать, то то же может создать. До этого случая всегда всё спокойно создавалос. Не подскожите , что с этим можно сделать и куда копать?
  19. Кондёры и резисторы под БГА лезут, а на крайних рядах если ставишь то дорожки между ними идут
  20. Встречал на разных платах корпуса 0402 с круглыми площадками. Не подскажите а стандарт под такие футпринты имеются и как на это смотрят сборщики?
  21. Без FPGA видел HDMI в параллельный поток (что то от селикон имидж, сейчас летис) + GEnnum (в девичестве), но процессор поставить придётся.
  22. Спасибо! Помогло!!!!. Одни знакомые делают это немного по другому. Они вроде (забыли но обещали вспомнить) присваивают элементу Device Class - DISCRET и после этого ошибка исчезает. Если кто знает где это присваивается подскажите плизс
  23. Господа, помогите с проблемкой. На плате проведена диф пара на которой стоит защитная микросхема. Корпус у неё такой, что ножки на дорожки ложатся на разной длине диф. пары. Как можно исключить эту микросхему из анализа.