Jump to content

    

demonizer

Участник
  • Content Count

    42
  • Joined

  • Last visited

Everything posted by demonizer


  1. Я посмотрел данные на свой смеситель. Но мне мало что дает. Там приведены данные для преобразования на понижение. А в моем случае модулирующий сигнал прямоугольной формы заводится на ПЧ вход смесителя, на выходе ВЧ снимается сигнал промодулированный несущей. Т.е. если не брать в расчет ситуацию на фронтах модулирующего сигнала, уровень гармоник как мне кажется основном будет задаваться гармониками опорного сигнала и искажениями самого смесителя. Может мне тогда нет смысла сильно задумываться над развязкой?
  2. Спасибо что поправили, сразу не заметил. Тогда у SGA-4163 по диаграмме уровень изоляции выхода-входа -15 дБ в моем диапазоне. Не густо. И IP3 на низкочастотный диапазон не регламентирован. Если такие усилители подходят для моих целей, я могу поискать с более высокими параметрами. Потом напишу, что выбрал. Не могу ответить, не измерял.
  3. Dr.Drew, вы предлагаете поставить обычный RF Amp для усиления опорного сигнала для смесителя? SBF-4089 имеет слишком большой коэффициент усиления. А вот второй SGA-4163 очень даже заманчивый вариант, в купе с аттенюатором вполне подойдет. ledum пишет о проникновении сигнала в гетеродинные цепи. Извиняюсь, если глупый вопрос. Можно ли оценить проникновение по ORL (output return loss)? У данного усилителя уровень около -20 дБ в моем диапазоне. Если я правильно понимаю, ослабление получается вместе со смесителем (-60дБ) около -80дБ на 50 МГц.
  4. Приветствую, ledum. Запутывать не надо ))) Не очень понял суть по сплиттеру. Судя по даташиту уровень гейна у ADA4302-4 4.5дБм, недотягивает до 7дБм и точка компрессии как вы сами пишите на 8дБм, т.е. негде развернуться. Обвязки много и последующий усилитель усложняет конструкцию в разы. У меня 5 опорных сигналов. Я не описал всего проекта, но он и так раздут, там еще будет где нахватать лишних искажений и шумов. Поэтому хотелось бы простое несложное, но качественное решение. Использованы смесители LRMS-1W+, уровень развязки вход-выход у них L-R около 62дБ, L-I 50дБ. Шумы и развязка важны. Аваго сейчас посмотрю, может найду что-то применимое. 2 ledum. Подскажите в каком разделе искать High isolation Amp на сайте Avago? Или напишите пожалуйста маркировку типичного усилителя для примера.
  5. Уважаемые форумчане! Собственно по сабжу, в разрабатываемом проекте есть несколько опорных сигналов синусоидальной формы с частотами от 24 МГц до 80 МГц. Были выбраны несколько опор серии CVXO-083XC от Crystek, уровень выходного сигнала согласно даташиту составляет 0дБм. Сигналы поступают LO вход балансных смесителей с входным уровнем +7дБм на 50 Ом. Т.е. видно, что уровня опорных сигналов явно недостаточно для удобоваримых сигналов на выходе смесителей. Варианты развития "сценария" вместе с моими мыслями и вопросами к желающим помочь: 1. Поставить ОУ с минимальными искажениями, низким уровнем шумов и однополярным питанием. Пока остановил выбор на ADA4817-1. Запас по граничной частоте и скорости нарастания вроде достаточен. Но характеристики в даташите приведены на нагрузке 1 КОм, в моем случае 50 Ом, ток на +7дБм 10мА < Linear Output Current 20мА из даташита. Оспорьте выбор, так как есть сомнения что этот ОУ подойдет. Или предложите лучший по характеристикам. 2. Может лучше поставить поставить RF/IF Differential Amps от АД? Желательно иметь минимальную безтрансформаторную обвязку и должна быть возможность небалансного включения по входу и выходу. 3. Выбрать другие импортные синус генераторы OCXO, TCXO с хорошими качественными характеристиками и выходом на +7дБм. Я не привожу уровни ФШ, УГИ, спур, но что-то среднее вполне устроило бы. Пока долгие поиски дают мало результата. Большинство найденных или не подходят по частотам, или несоразмерно много потребляют и имеют большое время разогрева выхода на заявленную частоту. К примеру, Vectron серии EX-200. "Прокормить" одновременно пять таких опор, а каждая потребляет на прогреве 3Вт, я может и смогу, но время прогрева нереально большое, и цена тоже кус-кус. Помогите с поиском, может кто уже использовал у себя в проектах нормальные опорки. Диапазон частот приведен выше, и, желательно, чтобы производитель мог изготовить изделие под заданную частоту.
  6. Мы сталкивались при написании драйвера для Intel с такой ботвой. Никак не хотел чип принудительно гигабитный линк поднимать. Вообщем-то небольшое ограничения для меня. Соберу, будет поле для эксперимента )
  7. Спасибо за информацию. Как я понимаю, побороть принудительную установку 100Mb не удалось и использовали в конечном счете автоопределение?
  8. Никто не ответил об опыте использования этого фай на практике. У меня выбор перед использованием LAN8720, DP83848 и KS8721 в своей разработке. Интересует вопрос работы этого прибора на 100Mb, есть ли сбои, отказы, работает ли корректно CRC? Что отличает этот прибор от остальных, кроме заманчивой цены? Пока вижу только одну фичу-багу, инверсия REFCLK при подключении к контроллеру.
  9. ledum предложил взять опору на 200МГц на основе TCXO, VCXO или OCXO и сделать ГСС. Это как я понял. Тут есть вопросы по качеству трейса такого сигнала до входов, причем с разветвлением на PLL и смеситель. ledum, можете высказать свою точку зрения по данному вопросу? И еще интересует вопрос, как у вас было со стабильностью амплитуды сигнала? "Эмулировать" - это я неправильно выразился. Конечно же, симулировать, т.е. по-русски моделировать (звините за банальность). Прежде чем воплощать все в схему, мне нужно было понять работоспособен ли данный способ. И я это сделал в ADS на основе функциональных блоков. Долго (часа 4-ре) провозился с симуляцией PLL из отдельных блоков, но потом все заработало. И результат соответствует действительности. причем ADS позволяет и приблизительно оценить спуры, если в задающих элементах их указать. Понятно что способ не соответствует реальности - нужна тестовая борда. И чаще всего нужно исходить из опыта работы, а его у меня к сожалению в РФ технологиях пока что мало. Для этого я и обратился на форум за помощью, так как проруха-судьба свела.
  10. Огромное спасибо за подробное объяснение. Попробую для начала сэмулировать. Если будут вопросы, поинтерисуюсь.
  11. К DDS присматриваюсь, сам считаю что для такой задачи более правильный вариант, более универсальный, дающий наименьший шаг частот. В принципе бюджет позволяет установить AD9910(12). Мне нужен гармонический сигнал, с малым коэффициентом искажений, поэтому непонятно как с помощью делителей я смогу его получить. Разве что ставить перестраиваемый полосовой фильтр с высокой добротностью, т.е. как я понимаю, аналогично проблеме борьбы со спурами как и при синтезе. У AD4350 граничная частота при максимальном делении 16 равна 137.5МГц. У Hittile HMC830LP6GE и HMC833LP6G нижняя граничная частота 25МГц, чуть неподходит, эх (( Делать на рассыпухе нет необходимости, чем проще тем лучше, тем надежней. Проблема найти VCO на такой диапазон частот. ledum, если не затруднит, поподробнее распишите как такое осуществить. к примеру, на функциональной схеме или на примере типовых имс.
  12. Извиняюсь, что поднимаю старую тему. Понадобилось разработать аналогичный ГУН с хорошим шагом на диапазон 20-100МГц. Есть теоретическая задумка: к одному PLL AD4001 (диапазон RFin 0-200МГц) хочу подключить через активные ФНЧ цепочки несколько VCO с разными перекрывающимися диапазонами частот. Потом с помощью аналогового мультиплексора завести обратную связь обратно в PLL. Управлять PLL и мультиплексором будет микроконтроллер. Быстрых переключений частот в моей задаче не требуется. Возможно такое осуществить на практике?
  13. Интересная книжка. Спасибо. Но в ней в основном рассмотрены схемы на уже подобранных транзисторах и даны параметры обвязки. И мало расчетов применительно к полевым транзисторам. Может есть программные способы расчетов? Или достаточно широкополосник на линиях считать имеющим линейную АЧХ в области полосы пропускания? PS: Сам себе скажу глупо. Все равно нужно определить преобразованный трансформатором импенданс ко входу каскада.
  14. В целом, не вдаваясь в подробности, электромагнитный расчет, выбор материала сердечника ШПТЛ понятен из приведенного мной источника. Основное назначение в данной схеме также понятно - согласование импедансов усилителя, входа/выхода пром. каскадов. Осталось разобраться с этим согласованием. Из источников http://www.qsl.net/kp4md/ruthroff.pdf http://een.iust.ac.ir/profs/Tayarani/files...transformer.pdf ясно, что это трансформатор (для англоязычного поиска broadband transmission line transformer) напряжения 2:1, или трансформатор импеданса 4:1. Поправьте, если я не прав. Там же приведены формулы пересчета импеданса, но времени разбираться с методикой пока не было. Кому приходилось сталкиваться с расчетами таких согласующих цепей? Посоветуйте приложение для расчета согласования на ШПТЛ или инструментарий эмуляции RF цепей, в котором можно симулировать такие трансформаторы.
  15. Спасибо, что поправили. Номинал я не указывал, а на схеме это дефолтное значение Альтиума. Точно. Намотка идет в разные стороны, по часовой стрелке и против. Точки на схеме неверно поставлены ( Вот фото. 2 V_G, спасибо. Это явно ШПТЛ. Читаю Бунина, Яйленко "Справочник радиолюбителя-коротковолновика" по расчетам данных элементов. Но видно, что схема включения на рисунке нестандартная. Стандартную схему в этом усилителе наблюдаю только в первом каскаде.
  16. Доброго времени суток, уважаемые форумчане! Изучаю RF усилитель одной компании. Частота опорного сигнала 27 МНz, нагрузка 50-ти омная линия. На входе сигнал c амплитудной манипуляцией, т.е дискретные импульсы с заполнением опорной частотой. Усилитель работает в режиме класса А. Так вот на входе и на выходе в каждом каскаде стоит Трехвыводная катушка индуктивности на тороидальном сердечке ...магнитного материала (похоже сплав на основе никеля). Намотка осуществлена по 5 витков, причем провод скручен в твистед пару. Две обмотки включены встречно. Фрагмент включения прикладываю. Помогите понять, что за катушка, какова роль в схеме (элемент согласующей цепи, резонансный элемент)? А главное, как расчитывать усилительный каскад и номиналы индуктивности? PS: Пока имею единственное предположение по назначении данного непривычного элемента - это борьба с синфазными помехами в предварительных каскадах.
  17. Доброго времени суток, уважаемые форумчане! Изучаю RF усилитель одной компании. Частота опорного сигнала 27 МНz, нагрузка 50-ти омная линия. На входе сигнал c амплитудной манипуляцией, т.е дискретные импульсы с заполнением опорной частотой. Усилитель работает в режиме класса А. Так вот на входе и на выходе в каждом каскаде стоит Трехвыводная катушка индуктивности на тороидальном сердечке ...магнитного материала (похоже сплав на основе никеля). Намотка осуществлена по 5 витков, причем провод скручен в твистед пару. Две обмотки включены встречно. Фрагмент включения прикладываю. Помогите понять, что за катушка, какова роль в схеме (элемент согласующей цепи, резонансный элемент)? А главное, как расчитывать усилительный каскад и номиналы индуктивности?
  18. Отзовитесь кто работал с AMCC PPC405EXr или подобным из линейки.
  19. Не кажется это вариантом. Так как у меня уже в плисине задействовано ядро PCI Express, которое занимает около 6000 Slices, точно не помню. Вторую кору точно не потянет, и тем более что Spartan3 использует еще железный физический уровень.
  20. Приветствую всех! Нужен недорогой в пределах 20-30$ процессор 400-800MHz с шиной PCI Express 1x-4x. Я рассматривал вариант с MPC8308. Но есть два важных ограничения: 1. Не поддерживается ROM BAR (как и в остальных процессорах семейства MPC83xx, MPC85xx). Это для меня критично. 2. Никак не организовать скоростной доступ к блоку NAND флеш. Конечно здесь можно поставить недорогой CPLD или самый дешевый FPGA и возложить на него эту задачу. Если кто подскажет процессор с PCI-E 1x-4x, с поддержкой ROM BAR буду премного благодарен.
  21. Согласен, к тому и идет. Может и не надо. Но не думаю, что на освоение уйдет много времени. Пытаюсь продумать минимальное бюджетное решение. Не понял чем поможет мост? Мост поможет мне расшарить ROM Bar и перенаправить на другой адресный регистр процессора?
  22. Сигнал готовности есть - это LFRB#, он FMC режиме используется, пока NAND читает страницу. Пока не выяснил используется ли он в GPCM и UPM режиме, говоря вашими словами слишком "многабукв" в доке :) Пока грузится прошивка процессора на шине никого не будет, так что думаю удерживать шину меня устроит. Вообще по загрузке прошивки вижу несколько вариантов: 1. Идеально процессору свой собственный NOR флеш. Для меня не вариант так как слишком много JTAGoв на плате и операций прошивания. 2. Тянуть последовательный интерфейс от процессора через FPGA на SPI флешку, и выделить в SPI область для прошивки процессора. 3. Воспользоваться eLBC. Я рассматривал вариант с MPC8308, у него встроен контроллер PCI Express. Но есть два важных ограничения: 1. Не поддерживается ROM BAR (как и в остальных процессорах семейства MPC83xx, MPC85xx). Это для меня критично. 2. Никак не организовать скоростной доступ к блоку NAND флеш. Конечно здесь можно поставить недорогой CPLD или самый дешевый FPGA и возложить на него эту задачу. Остальные коммуникационные процессоры имеют другой уровень цен. Если кто подскажет недорогой процессор с PCI Express 1x-4x, с поддержкой ROM BAR буду премного благодарен.
  23. FPGA уже висит на PCI Express. А PowerQUICC будет висеть на PCI, и будет подключен к плисине. Т.е. FPGA в неком роде является бриджем между PCI Express и PCI, и будет гонять данные между между хостом и памятью PowerQUICC.
  24. vitan: Если через FPGA сделать доступ к SPI флеш, шину можно придержать на много N-тактов пока произойдет чтение с SPI?