Jump to content

    

sergforce

Свой
  • Content Count

    172
  • Joined

  • Last visited

Everything posted by sergforce


  1. Можно ещё speex посмотреть, там есть сжатие вплодь до 2.15 kbit
  2. На чем можно сделать 16х PCIe? Как я посмотрел у виртексов hardware блок идет только на x8. Хотелось бы достичь скорость в 3гигабайт/сек. Реально ли это на 16x PCIe 2.5GB ?
  3. Как помнится в оригинальной схеме EDB вообще был вотчдог по красному диоду. Если он горит несколько секунд то проц принудительно сбрасывается. Хотя у меня замечательно работал и такого ниразу не замечал на кастом борде. У вас обвязка в точности повторяет AN или какие-то подификации?
  4. Не все GCC из 3.х стандартно поддерживали #pragma pack (если не ошибаюсь то только в 4 оно уже стандартно поддерживается) попробуйте typedef struct { .... } param __attribute__((aligned (2)));
  5. redboot.bin & ep9307

    Кстати там очень приятная мелочь появилась, а именно uboot. PS. Я пробовал JS28F128P30B85 и JS28F128P30T85, download заработал без проблем, а вот redboot пришлось дорабатывать напильником, так как он не способен был работать с разным размером блока.
  6. Тем что монтирование NFS по умолчанию требует rpcbind запущенного на той машине, где происходит попытка понтирования Для того, чтобы смонтировать без rpcbind попробуйте mount -t nfs -o rsize=1024,wsize=1024,nolock 192.168.1.13:/home/kain/nfs/ramdisk_dir /mnt/nfs
  7. А если не секрет какой компилятор? Утверждать за EABI version 2 не берусь, но допустим в GNUEABI сейчас (то, что в GCC, EABI version 4) то там механизм syscall ов для Linux изменен, и все параметры передаются с 64битным выравниванием. Чтобы стало 0 можно конечно изменить тэг в объектнике, но вопрос в том как это на поведение скажется..
  8. Сорри за оффтоп. А эти AT32UC3 (если к ним внешнюю SDRAM нацепить и тп) будут позволять установку Linux? Или ядро всё-таки как-то урезано?
  9. Кто возьмется припаять несколько BGA шек 1.27 ?
  10. В принципе то, что нужно.. Но вот где взять хотябы Datasheet к ней, в свободной скачке что-то не нашел у micrel.. отправил запрос, прислали ссылку на DS... но там ни слова про программную модель
  11. Разыскивается subj. Корпус не так сильно важен, но BGA мельче 0.8 не годится... Кто какие знает? Или здесь проще не ARM использовать?
  12. AVR+TFT моник

    Только учтите что теорема Котельникова верна, лишь, в случае абсолютно точно определения урвоня сигнала. А на самом деле в ADC происходит квантование сигнала кроме времени ещё и по УРОВНЮ. А кроме этого в ADC есть нелиные и другие ошибки. И ещё не стоит забывать про шумы! Так что в реальности ни о каких х2 речь идти не может это всего навсего идеализированная недостижимая на практике теория.
  13. На эти вакансии много народу и не нужно. Тут упор делается на очень хороших специалистов и зп соответствующая =). А если кто-то желает просто поработать (программирование и около айтишное) в недирландах тоже можно связаться с ними.
  14. В секции 4.1.2.2 (так она для 9315 называет подробно описано что когда передается и когда диод выключается) Ну как написано в доке она эти первые 2048 байт внутренняя ROM помещает в eth буфер, расположенный в 0x80014000 и стартует в режиме арм супервизора. Я вот для записи во flash пользуюсь утилитой download (как я понял, она сначало по указанной схеме отправляет так называемы primary boot code, потом этот код уже сам загружает по UART основной прошивщик secondary boot code, который уже и вытягивает весь образ флеши (с 0 байта). И как отправить по гипертерминалу я вообще не представляю.. Чем вам download не устраивает? (download также поддерживает запись в SPI flash)
  15. Вручную трогать RSTOn не обязательно, хоть она и помечена, как IO .. В референс дизайне у цирруса дергается только PORn. Так что для чистоты эксперимента можно на меге ногу, идущую к цирюку RSTOn, вообще в 3 состояние...
  16. нет, это не нормально! А может это влияние схем из аппноутов? посмотрите что на ноге PORn творится... У вас распаян аппаратный вотчдог (и буфер под 32768) ? как подсмотрел по картинке ревизия кристалла E1 так что он с обоими багами ..
  17. Ну так это задокументировано: RSTOn Syscon 4ma User Reset in out - open drain А вот про частоту подтягивания я что-то не понял... Это после подачи PORn через 0.5 сек реагирует RSTOn или как?
  18. А можно поинтересоваться средствами FPGA что будет реализовываться? Чисто спортивный интерес =) А по 4 слоям у меня вопросик.. Я так понял их всего 4 но! между 2 SDRAM видно что под первым слоем не Plane а как буд-то дорожки во внтуреннем слое.. Так хочется уточнить их всего 4 или сигнальных 4? Линкс уже грузится? если грузится поздравляю :a14:
  19. RESEARCHER ULTRA-LOW POWER DSP (ALGORITHMS) Job description: You are part of the development of innovative ULP (Ultra-Low Power) DSP architectures and their implementation in silicon. The coming years will show a rapid growth of the team to an internationally recognized centre of excellence in its field. Your responsibilities will include: • Take active part in the development of a vision for the evolution of ULP DSP in sensor networks over the next years; • Translate this vision into research activities that progress the state of the art; • Develop Signal Processing Algorithms e.g. Biomedical Modeling and Analysis, Industrial process control; • Deliver results on time in line with the roadmap. Profile: You are eager to join the ULP DSP team and take it to an international level of expertise. You have the following background: • MS or PhD degree in electronics or equivalent through experience; • At least 5 years of experience in DSP algorithm design; Knowledge of Biomedical algorithms is a plus; • Solid understanding of embedded DSP systems and software design methodologies; • Good communication skills in English. ---------------------------------------------------------------------------------------------------------------------------- RESEARCHER ULTRA-LOW POWER DSP SYSTEM ARCHITECTURE Job description: You are part of the development of innovative ULP (Ultra-Low Power) DSP architectures and their implementation in silicon. The coming years will show a rapid growth of the team to an internationally recognized centre of excellence in its field. Your responsibilities will include: • Take active part in the development of a vision for the evolution of ULP DSP in sensor networks over the next years; • Translate this vision into research activities that progress the state of the art; • Design and verify system architecture for low power ASICs in advanced CMOS processes that demonstrate the ULP DSP • Deliver results on time in line with the roadmap. Profile: You are eager to join the ULP DSP Systems team and take it to an international level of expertise. You have the following background: • MS or PhD degree in electronics or equivalent through experience; • At least 5 years of experience in DSP systems design; • Solid understanding of both software (compilers, algorithms) and hardware (chip architectures) for digital signal processing; • Experience in ESL (electronic system-level design) methodologies and tools, System-C based platform simulation and verification; • Experience in the field of low power design technology and IC design and system architecture is a plus; • Good communication skills in English. ---------------------------------------------------------------------------------------------------------------------------- RESEARCHER ULTRA-LOW POWER DSP PROCESSORS Job description: You are part of the development of innovative ULP (Ultra-Low Power) DSP processors and their implementation in silicon. The coming years will show a rapid growth of the team to an internationally recognized centre of excellence in its field. Your responsibilities will include: • Take active part in the development of a vision for the evolution of ULP DSP in sensor networks over the next years; • Translate this vision into research activities that progress the state of the art; • Develop future ULP DSP processors; • Design low power ASICs in advanced CMOS processes that demonstrate the ULP DSP processor architectures • Deliver results on time in line with the roadmap. Profile: You are eager to join the ULP DSP Systems team and take it to an international level of expertise. You have the following background: • MS or PhD degree in electronics or equivalent through experience; • At least 5 years of experience in DSP systems and processor design; • Solid understanding of both software (compilers, algorithms) and hardware (chip architectures, DSP processor architectures) for digital signal processing; • Experience in digital VLSI design and design tools (Synopsys, Cadence); experience with processor design tools (e.g. Lisa, Tensilica, SiHive/Target) is a plus; • Experience in the field of low power design technology and IC design and system architecture is a plus; • Good communication skills in English. ---------------------------------------------------------------------------------------------------------------------------- RESEARCHER COMPILER TECHNOLOGIES FOR EMBEDDED DSP SYSTEMS Job description: You are part of the development of innovative ULP (Ultra-Low Power) DSP compiler technologies. The coming years will show a rapid growth of the team to an internationally recognized centre of excellence in its field. Your responsibilities will include: • Take active part in the development of a vision for the evolution of ULP DSP in sensor networks over the next years; • Translate this vision into research activities that progress the state of the art; • Develop Compiler Technologies for ULP embedded DSP systems; • Deliver results on time in line with the roadmap. Profile: You are eager to join the ULP DSP Systems team and take it to an international level of expertise. You have the following background: • MS or PhD degree in electronics or equivalent through experience; • At least 5 years of experience in compiler design; • Experience in the field of compiler technologies and code optimizations for embedded DSP systems; • Solid understanding of both software (compilers, algorithms) and hardware (chip architectures) for digital signal processing; • Good communication skills in English. ---------------------------------------------------------------------------------------------------------------------------- RESEARCHER ULTRA-LOW POWER EMBEDDED DSP SOFTWARE Job description: You are part of the development of innovative ULP (Ultra-Low Power) DSP software and their implementation in silicon. The coming years will show a rapid growth of the team to an internationally recognized centre of excellence in its field. Your responsibilities will include: • Take active part in the development of a vision for the evolution of ULP DSP in sensor networks over the next years; • Translate this vision into research activities that progress the state of the art; • Develop embedded software applications for ULP DSP systems in the area of e.g. Biomedical Monitoring and Analysis; • Deliver results on time in line with the roadmap. Profile: You are eager to join the ULP DSP team and take it to an international level of expertise. You have the following background: • MS or PhD degree in electronics or equivalent through experience; • At least 5 years of experience in embedded DSP software design; • Solid understanding of both software (compilers, algorithms) and hardware (chip architectures) for digital signal processing; • Experience in the field of embedded software design and code optimizations for DSP algorithms; knowledge in C/C++ and assembler programming; • Good communication skills in English. ---------------------------------------------------------------------------------------------------------------------------- RESEARCHER VLSI DESIGN FOR ULTRA-LOW POWER SYSTEMS Job description: You are part of the development of innovative WATS (Wireless Autonomous Transducer Solutions) and their implementation in silicon. The coming years will show a rapid growth of the team to an internationally recognized centre of excellence in its field. Your responsibilities will include: • Take active part in the development of a vision for the evolution of WATS over the next years; • Translate this vision into research activities that progress the state of the art; • Design low power digital ASICs in advanced CMOS processes that demonstrate the WATS architectures; • Interface with external design houses and back-end designers; • Deliver results on time in line with the roadmap. Profile: You are eager to join the WATS team and take it to an international level of expertise. You have the following background: • MS or PhD degree in electronics or equivalent through experience; • At least 5 years of experience in digital VLSI design for DSP systems; • Solid experience in VLSI design tools (Synopsys, Cadence); experience in back-end design and tools is a plus; • Experience in the field of low power design technology and IC design and system architecture; • Solid understanding of both software (compilers, algorithms) and hardware (chip architectures) for digital signal processing; • Solid knowledge of UNIX system environment is a plus; • Good communication skills in English. ---------------------------------------------------------------------------------------------------------------------------- Резюме отправляйте на info_@_into_people.nl (без подчеркиваний). Меня это попросили разместить наши партнеры в голландии, так что подробностей сказать по данным вакансиям не могу. Также хочется знать насколько интересно сдешней аудитории такие предложения? Может какие-то общие вопросы и т.п. Стоит ли в будующем такое размещать =)
  20. Я покупал их в IC Electronics (конечно пришлось подождать 3 недельки, но за это время и платы делались...) Даже немножко осталось... (так что если срочно нужно единичное количество в личку)
  21. Я вот USBDF01W5 использую, сильно место экономят, в принципе доставабельны...
  22. А смльно ли она от EDB9302 отличается? В части периферии ? размером памяти и тд
  23. не понимаю. все равно не понимаю. есть расходомер - ну дык и смотрите на него когда крутите вентиль. куда уж проще... Ещё раз повторюсь, что к технологическим тонкостям проетирования я отношения не имею, сделано это достаточно давно и никто переделывать ничего собирается... Не всё так просто. =) С расходомера поступает сигнал на пульт (который в совсем другом помещение) и возле клапана нет никакой информации. Так что кто сидит за пультом говорит цифру и кто-то бежит крутить Задача сейчас исключительно математическая-теоретическая...
  24. В том то и дело что привод ручной... И вопрос изменения конструкции даже и не рассматирвается. Ну и задача всё таки как раз определить эту зависимость
  25. Спасибо Этих то нашел =) вот этого нету Кремлевский П.П., "Расходомеры и счетчики количества веществ"